標題: 基于DDS任意波形信號發生器的FPGA設計 [打印本頁]
作者: 朱國金 時間: 2017-5-16 12:46
標題: 基于DDS任意波形信號發生器的FPGA設計
直接數字頻率合成(DDS)是二十世紀七十年代初提出的一種全數字的頻率合成技術,其查表合成變形的方法可以滿足產生任意波形的要求。隨著現場可編程門陣列(FPGA)的快速發展,其具有高速度、集成度高和可實現大容量存儲功能的特性,從而有效的實現了DDS技術,提高了技術同時降低了成本。
本設計使用Altera公司出廠的暴風四代EP4CE6E22C8開發板作為產生波形數據的主芯片,充分利用該芯片的超大集成性和快速性。論文首先對DDS的基本原理和輸出信號的頻譜特性進行了理論分析,可以通過增大有效波形的儲存容量、修改頻率控制字來改變輸出頻率等方法來合成信號頻譜純度。其次,本文利用Altera的設計工具Quartus ii 15.1.0 結合Verilg-HDL語言來設計硬件電路。在設計的過程中經研究發現采用硬件編程的方法設計,很好的克服了在設計上出現的芯片和控制接口的難題。第三步,通過時鐘信號驅動開發板,在經動態掃描過程把硬件電路輸出的信號進PWM輸出顯示在四位數碼管上。本文既做仿真也做實物,仿真主要是通過Quartus ii 自帶的仿真器進行仿真。
通過示波器測量表明,由FPGA可設計出簡易的信號發生器,其可以輸出頻率在100KHz以內且頻率可調的三角波、正弦波和方波三種波形,經再三調試設定的頻率值與輸出頻率值誤差小于1Hz。
0.png (142.91 KB, 下載次數: 128)
下載附件
2017-5-16 18:53 上傳
完整論文下載(word格式 可編輯):
基于DDS的簡易波形發生器的設計.zip
(639.73 KB, 下載次數: 130)
2017-5-16 12:45 上傳
點擊文件名下載附件
本文利用Altera的設計工具Quartus ii 15.1.0 結合Verilg-HDL語言來設計硬件電路。在設計的過程中經研究發現 ...
下載積分: 黑幣 -5
作者: jcwangzi 時間: 2018-8-12 07:26
good data for me
作者: mumuxils 時間: 2018-10-16 19:03
很有用嗎
作者: mumuxils 時間: 2018-10-16 19:03
感謝樓主
歡迎光臨 (http://www.zg4o1577.cn/bbs/) |
Powered by Discuz! X3.1 |
主站蜘蛛池模板:
国产精品久久久久久久久久三级
|
欧美极品在线
|
欧美4p
|
中文字幕一区二区三区不卡在线
|
欧美成人a
|
一区二区三区不卡视频
|
国产精品日韩
|
国产女人叫床高潮大片免费
|
91影院|
天天操人人干
|
欧美精品乱码99久久影院
|
午夜精品久久久
|
91精品国产综合久久久久久漫画
|
日韩在线成人
|
亚洲精品中文字幕中文字幕
|
欧美黄色片
|
91精品国产手机
|
久久新
|
国产色在线
|
九九亚洲精品
|
亚洲三级国产
|
国产日韩视频在线
|
91精品导航
|
日韩欧美国产一区二区
|
超碰国产在线
|
怡红院免费的全部视频
|
亚洲福利视频一区二区
|
国产目拍亚洲精品99久久精品
|
精品欧美乱码久久久久久
|
久久国产精品精品
|
理论片免费在线观看
|
国产在线观看一区二区三区
|
99久久精品一区二区成人
|
一级做a爰片性色毛片16
|
九九热精品视频
|
春色av|
亚洲一级淫片
|
欧美日韩一区在线观看
|
亚洲精品在线视频
|
国产日韩电影
|
天天干天天操
|