![]() |
發布時間: 2022-12-7 19:19
正文摘要:ADC的時鐘不要超過14MHz,否則轉換精度會下降。最大轉換速率為1MHz,即轉換周期為1us(14MHz,采樣周期為1.5個ADC時鐘) 問題:14MHz,采樣周期為1.5個ADC時鐘?這個啥意思?14M時鐘周期是0.07uS,1M時鐘周期是1uS,1 ... |
在這里,ADC采樣需要的時間=采樣周期(1.5個ADC時鐘)+轉換周期(12.5個ADC時鐘),ADC時鐘=14M=0.07su,是嗎 |
在這里,ADC采樣需要的時間=采樣周期(1.5個ADC時鐘)+轉換周期(1.25個ADC時鐘),ADC時鐘=14M=0.07su,是嗎 |
Hephaestus 發表于 2022-12-8 09:46 14M時鐘周期是1/14=0.0714285714285714285714285……us,ADC時鐘是0.07us,采樣時間是1.5*0.07=0.1us 總的ADC采樣時間=采樣時間0.1us+12.5*0.07=0.975≈1us? |
我這一通說詞,紅框內的問題解決了嗎?如還有疑惑可以與我溝通。 |
理論上,讓采樣電容上的電壓 = 輸入電壓,需要無窮大的時間。 為此:采樣時間越長越好。取樣電容及輸入電阻越小越好。 但:采樣時間長了,一次ADC的時間就長了。取樣電容小了,也不能保證在轉換時間內,電壓不變。 這些都有統籌考慮。以夠用為準。所以盡可能按手冊上的要求來做。 當然,明白道理后,可以選出最符合自己要求的參數進行ADC。 |
墻都不扶就服樓主,14M時鐘周期是1/14=0.0714285714285714285714285……us,1us是1/.0714285714285714285714285……=14倍,這是小學數學問題,樓主沒學過??? |
例,8位AD: 轉換過程:內部要做8次DA式的對比,當DA式的結果電壓與輸入的VIN最接近時,結果N就誕生了。 8次比較點用至少8次CLK的時間,在此時間內,VIN是不能有變化的,否則對比的參量變了,結果就不能保證準確了。 如何保證VIN,在轉換對比過各中不變呢?方法:將輸入的電壓,放到一個電容C上,然后切斷與外界輸入的聯系,這樣,只要C上的電壓VIN,在轉換時間內電量不損失就可以了。 讓電容C上的電壓 = 輸入的電壓,需要充電的時間,這個時間就叫【采樣時間】,它可以是1.5個CLK的時間! 完整的AD轉換過程是:起動 + 采樣 + 轉換 + 標記轉換結束,每個過程都需要時間,時間單位就用CLK的間隔吧。這樣采樣用1.5個CLK就不奇怪了,而轉換用8個CLK也能理解了。整個過程用十幾個CLK也就明白了。 |
就是91條說的啊,采樣用1.5,再模擬轉成數字用12.5,所以總轉換周期等于采樣時間加12.5,最短14個周期,就是1us |