實戰必備!AD就從這里走向大牛!
布線(Layout)是PCB設計工程師最基本的工作技能之一。走線的好壞將直接影響到整個系統的性能, 大多數高速的設計理論也要最終經過Layout 得以實現并驗證,由此可見,布線在高速PCB 設計中是至關重要的。下面將針對實際布線中可能遇到的一些情況,分析其合理性,并給出一些比較優化的走線策略。主要從直角走線,差分走線,蛇形線等三個方面來闡述。
1. 直角走線 直角走線一般是PCB 布線中要求盡量避免的情況, 也幾乎成為衡量布線好壞的標準之一, 那么直角走線究竟會對信號傳輸產生多大的影響呢?從原理上說,直角走線會使傳輸線的線寬發生變化,造成阻抗的不連續。其實不光是直角走線,頓角,銳角走線都可能會造成阻抗變化的情況。 直角走線的對信號的影響就是主要體現在三個方面:一是拐角可以等效為傳輸線上的容性負載,減緩上升時間;二是阻抗不連續會造成信號的反射;三是直角尖端產生的 EMI。 傳輸線的直角帶來的寄生電容可以由下面這個經驗公式來計算: C=61W(Er)1/2/Z0 在上式中,C 就是指拐角的等效電容(單位:pF),W 指走線的寬度
(單位:inch),εr指介質的介電常數,Z0就是傳輸線的特征阻抗。舉個例子,對于一個4Mils的50歐姆傳輸線(εr 為 4.3)來說,一個直角帶來的電容量大概為 0.0101pF,進而可以估算由此引起的上
完整的pdf格式文檔51黑下載地址(共9頁):
PCB Layout中的走線策略.pdf
(119.73 KB, 下載次數: 23)
2017-12-11 20:09 上傳
點擊文件名下載附件
實戰必備!
|