|
20黑幣
在HAL庫中設(shè)置如下的時(shí)鐘配置,當(dāng)設(shè)置PLL2MUL為20的時(shí)候,進(jìn)入開發(fā)板DUBUG結(jié)果不符。改成其它數(shù)字結(jié)果是正常的,求大佬解惑。72MHz應(yīng)該是0x044AA200.而且這個(gè)函數(shù)只是單純返回72M,不知道為什么不對(duì)。
uint32_t HAL_RCC_GetHCLKFreq(void)
{
return SystemCoreClock;
}
/*******************************************************************************
* Clock Definitions
*******************************************************************************/
#if defined(STM32F100xB) ||defined(STM32F100xE)
uint32_t SystemCoreClock = 24000000U; /*!< System Clock Frequency (Core Clock) */
#else /*!< HSI Selected as System Clock source */
uint32_t SystemCoreClock = 72000000U; /*!< System Clock Frequency (Core Clock) */
#endif
|
-
1102.JPG
(50.49 KB, 下載次數(shù): 99)
下載附件
2020-1-10 17:26 上傳
-
1101.JPG
(92.42 KB, 下載次數(shù): 104)
下載附件
2020-1-10 17:26 上傳
-
110.JPG
(76.05 KB, 下載次數(shù): 96)
下載附件
2020-1-10 17:26 上傳
|