久久久久久久999_99精品久久精品一区二区爱城_成人欧美一区二区三区在线播放_国产精品日本一区二区不卡视频_国产午夜视频_欧美精品在线观看免费

 找回密碼
 立即注冊

QQ登錄

只需一步,快速開始

搜索
查看: 1214|回復: 1
收起左側

雅馬哈 642 驅屏源碼

[復制鏈接]
ID:786183 發表于 2020-6-21 22:52 | 顯示全部樓層 |閱讀模式
/********************************************************************************/
/*  CONFIDENTIAL                                                                */
/*  Copyright (C) 2011 Yamaha Corporation. All rights reserved.                 */
/*  Module          : $Workfile: LCD_HSD043I9W1.h $                             */
/*  Description     : Clock, DisplayScan Prameter Include header                */
/*  Version         : $Rev: 89 $                                                */
/*  Last UpDate Time: $Date:: 2012-05-31 17:57:20#$                             */
/*  FOOT NOTE       : adjust 4tab                                               */
/*  AUTHOR          : H.Katayama                                                */
/********************************************************************************/

#ifndef _LCD_HSD043I9W1_
#define _LCD_HSD043I9W1_

/*------------------------------------------------------------------------------*/
/*                      I N C L U D E                                           */
/*------------------------------------------------------------------------------*/
#include "Yvc1.h"

/*------------------------------------------------------------------------------*/
/*                      D E F I N E                                             */
/*------------------------------------------------------------------------------*/
/********************************************************************************
/* WQVGA LCD HannStar HSD043I9W1                                                */
/* DotClock: 9.529MHz                                                           */
/* 480亊272 Digital interface TFT                                               */
/********************************************************************************/
/************************************************************************/
/*                      Clock Setting                                   */
/************************************************************************/
/*----------------------------------------------------------------------*/
/* DotClock , System Clock <Common>                                     */
/* PLLCTL[2:0]      = 'HHL'                                             */
/* XIN              = 9.529MHz  DTCKIN x  ----------->* Dot Clock       */
/* DTCKIN           = ---                 |   -----                     */
/* Dot Clock        = XIN    33M               *->| PLL |->* System Clock    */
/* System Clock     = 77.82MHz                -----                     */
/* 仸DTCKS_N Pin    = 'H'                                               */
/* 仸TCON Pin       = 'L'                                               */
/*----------------------------------------------------------------------*/
const T_YVC1_DATA tYvc1Data = {
        /*----------------------------------*/
        /* Clock : Clk[3]                                        */
        /*----------------------------------*/
        {                                /*           |  D7   |  D6   |  D5   |  D4   |  D3   |  D2   |  D1   |  D0   |  */
                0x00,                /*  0: R#01h | PLLR[4:0]                             |  "0"  |  "0"  | PLL[8]|  */   //00
                //0x40,                /*  1: R#02h | PLLF[7:0]     //00                                                |  *///40
                0x40,
                0x84,                /*  2: R#03h | DTSEL | REVCK | //00             DTDV[5:0]                        |  *///84
        },
        /*----------------------------------*/
        /* Display scan : Disp[23]                        */
        /*----------------------------------*/
        {                                /*           |  D7   |  D6   |  D5   |  D4   |  D3   |  D2   |  D1   |  D0   |  */
                0x12,                /*  0: R#06h |  "0"  |  "0"  | CSYOE | VSTM  | REVSY | REVBL | VTL[9:8]      |  */
                0x09,                /*  1: R#07h | VTL[7:0]                                                      |  */
                0x04,                /*  2: R#08h |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  | HTL[10:8]             |  */
                0x1f,                /*  3: R#09h | HTL[7:0]                                                      |  */
                0x02,                /*  4: R#0Ah |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  | VBLS[9:8]     |  */
                0x01,                /*  5: R#0Bh | VBLS[7:0]                                                     |  */
                0x03,                /*  6: R#0Ch |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  | HBLS[10:8]            |  */
                0xf7,                /*  7: R#0Dh | HBLS[7:0]                                                     |  */
                0x00,                /*  8: R#0Eh |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  | VBLE[9:8]     |  */
                0x21,                /*  9: R#0Fh | VBLE[7:0]                                                     |  */
                0x00,                /* 10: R#10h |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  | HBLE[10:8]            |  */
                0xd7,                /* 11: R#11h | HBLE[7:0]                                                     |  */
                0x08,                /* 12: R#12h | PDDS[4:0]                             | NMCMD | VDS[9:8]      |  */
                0x21,                /* 13: R#13h | VDS[7:0]                                                      |  */
                0x00,                /* 14: R#14h |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  | HDS[10:8]             |  */
                0xd7,                /* 15: R#15h | HDS[7:0]                                                      |  */
                0x02,                /* 16: R#16h |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  | VDE[9:8]      |  */
                0x01,                /* 17: R#17h | VDE[7:0]                                                      |  */
                0x03,                /* 18: R#18h |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  | HDE[10:8]             |  */
                0xf7,                /* 19: R#19h | HDE[7:0]                                                      |  */
                0x01,                /* 20: R#1Ah |  "0"  |  "0"  |   HSW[9:8]    |            VSW[3:0]           |  */
                0x7f,                /* 21: R#1Bh | HSW[7:0]                                                      |  */
                0x03,                /* 22: R#1Ch |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  | SYEN  | DTEN  |  */
       
        },
        /*----------------------------------*/
        /* Video Output Control : VideoOut        */
        /*----------------------------------*/
        {                                /*           |  D7   |  D6   |  D5   |  D4   |  D3   |  D2   |  D1   |  D0   |  */
                0x07,                /*  0: R#31h |  "0"  |  "0"  |  "0"  |  "0"  |  "0"  | FRCE  | FRCM  | VOBSEL|  */
        },
        /*----------------------------------*/
        /* T-CON : TCON[23]                                        */
        /*----------------------------------*/
        /* 枹巊梡 */
        {                                /*           |  D7   |  D6   |  D5   |  D4   |  D3   |  D2   |  D1   |  D0   |  */
                0x00,                /*  0: R#67h | REVSH |  "0"  | STHE[10:8]                                    |  */
                0x00,                /*  1: R#68h | STHE[7:0]                                                     |  */
                0x00,                /*  2: R#69h | STHS[7:0]                                                     |  */
                0x00,                /*  3: R#6Ah | REVLH |  "0"  | LDHE[10:8]            | LDHS[10:8]            |  */
                0x00,                /*  4: R#6Bh | LDHE[7:0]                                                     |  */
                0x00,                /*  5: R#6Ch | LDHS[7:0]                                                     |  */
                0x00,                /*  6: R#6Dh | REVCV |  "0"  | CKVE[10:8]            | CKVS[10:8]            |  */
                0x00,                /*  7: R#6Eh | CKVE[7:0]                                                     |  */
                0x00,                /*  8: R#6Fh | CKVS[7:0]                                                     |  */
                0x00,                /*  9: R#70h | REVSV | REVSVV|  "0"  |  "0"  | STVEV[9:8]   | STVSV[9:8]     |  */
                0x00,                /* 10: R#71h | STVEV[7:0]                                                    |  */
                0x00,                /* 11: R#72h | STVSV[7:0]                                                    |  */
                0x00,                /* 12: R#73h | REVSVH|  "0"  | STVEH[10:8]           | STVSH[10:8]           |  */
                0x00,                /* 13: R#74h | STVEH[7:0]                                                    |  */
                0x00,                /* 14: R#75h | STVSH[7:0]                                                    |  */
                0x00,                /* 15: R#76h | REVOE | REVOEV|  "0"  |  "0"  | OEEV[9:8]     | OESV[9:8]     |  */
                0x00,                /* 16: R#77h | OEEV[7:0]                                                     |  */
                0x00,                /* 17: R#78h | OESV[7:0]                                                     |  */
                0x00,                /* 18: R#79h | REVOEH|  "0"  | OEEH[10:8]            | OESH[10:8]            |  */
                0x00,                /* 19: R#7Ah | OEEH[7:0]                                                     |  */
                0x00,                /* 20: R#7Bh | OESH[7:0]                                                     |  */
                0x00,                /* 21: R#7Ch | POLEN |  "0"  | POLM[2:0]             | POLP[10:8]            |  */
                0x00,                /* 22: R#7Dh | POLP[7:0]                                                     |  */
        },
};

#endif /* _LCD_HSD043I9W1_        */

/* ----------------------------- E O F ----------------------------------------*/


回復

使用道具 舉報

ID:1 發表于 2020-6-22 15:41 | 顯示全部樓層
本帖需要重新編輯補全電路原理圖,源碼,詳細說明與圖片即可獲得100+黑幣(帖子下方有編輯按鈕)
回復

使用道具 舉報

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規則

小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術交流QQ群281945664

Powered by 單片機教程網

快速回復 返回頂部 返回列表
主站蜘蛛池模板: 精品久久精品 | 97av在线| 精品国产欧美一区二区 | 久久最新精品视频 | 久久久久久久久久久久久久久久久久久久 | 亚洲成人一区 | 亚洲品质自拍视频 | 91欧美| 99久久国产免费 | 日韩在线免费播放 | h视频免费在线观看 | 欧美日韩专区 | 国产精品不卡 | 在线免费毛片 | 亚洲一区二区三区桃乃木香奈 | 91青娱乐在线 | 天堂一区在线 | 日韩三极 | 久操av在线 | 久久久久久中文字幕 | 影视先锋av资源噜噜 | 在线成人福利 | 91在线看视频 | 色综合久久久 | 欧美成人一区二区三区 | 免费在线观看一区二区 | 成人福利网站 | 青青草这里只有精品 | 一区二区三区在线播放 | 欧洲在线视频 | 99精品亚洲国产精品久久不卡 | 91精品国产综合久久精品图片 | 欧美1区2区 | 91人人在线 | 国产精品一区二区无线 | 成人一区二区三区在线观看 | 成人精品一区二区三区 | 成人av观看 | 国产一区二区三区色淫影院 | 欧美vide | 日韩欧美视频免费在线观看 |