久久久久久久999_99精品久久精品一区二区爱城_成人欧美一区二区三区在线播放_国产精品日本一区二区不卡视频_国产午夜视频_欧美精品在线观看免费

 找回密碼
 立即注冊

QQ登錄

只需一步,快速開始

搜索
查看: 5977|回復: 0
打印 上一主題 下一主題
收起左側

verilog中`timescale的定義與作用

[復制鏈接]
跳轉到指定樓層
樓主
ID:105323 發表于 2016-2-23 17:45 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
`timescale是VerilogHDL 中的一種時間尺度預編譯指令,它用來定義模塊的仿真時的時間單位和時間精度。格式如下:​
`timescale  仿真時間單位/時間精度​​
​注意:用于說明仿真時間單位和時間精度的數字只能是1、10、100,不能為其它的數字。而且,時間精度要比時間單位小最多兩個一樣大。比如:下面定義都是對的:
`timescale   1ns/1ps
`timescale   100ns/100ns​
下面的定義是錯的:
`timescale  1ps/1ns​

​時間精度就是模塊仿真時間和延時的精確程序,比如:定義時間精度為10ns,那么時中所有的延時至多能精確到10ns,而8ns或者18ns是不可能做到的。下面舉個簡單的例子說明一下:
​`timescale 100ns / 10ns
module muti_delay( din, dout1 );
input           din;
output          dout1;
wire           din;

reg             dout1;
always          @(din)
#3.14       dout1 = din;
endmodule​
​我們可以看到,本意是要延時100*3.14=314ns后將din 的值賦給dout1,但是它在310ns 的時候就賦值了,為什么呢?這就是時間精度的問題了。時間精度定義為10ns,因此不能精確到4ns,經過四舍五入后,“#3.14”變成了“#3.1”。當然就是在310ns的時候賦值了!

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享淘帖 頂 踩
回復

使用道具 舉報

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規則

小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術交流QQ群281945664

Powered by 單片機教程網

快速回復 返回頂部 返回列表
主站蜘蛛池模板: 在线视频久久 | 成人精品久久 | 全免费a级毛片免费看视频免费下 | 成人欧美一区二区三区色青冈 | 欧美日韩黄色一级片 | 日韩电影免费在线观看中文字幕 | 亚洲精品免费在线观看 | 精品国产一区二区三区久久久久久 | 日韩久久中文字幕 | 精品国产伦一区二区三区观看说明 | 日韩免费一区二区 | 浴室洗澡偷拍一区二区 | 久久精品国产久精国产 | 日日夜夜精品视频 | 欧美一区二区三区在线免费观看 | 日韩精品一区二区三区高清免费 | 亚洲精品久久久久久久久久久 | 欧美日韩一区二区三区在线观看 | 在线视频中文字幕 | 日韩高清黄色 | 国产一区二区三区四区在线观看 | 一区二区免费 | 久久久天天 | 日本一区二区影视 | 日韩欧美在线免费观看 | 爱爱小视频 | 中文字幕一区二区三区乱码在线 | 国产在线一区二区三区 | 日韩在线播放一区 | 欧美高清成人 | 亚洲综合视频 | 国产999精品久久久久久 | 午夜精品一区二区三区在线 | 青青99 | 久久99精品视频 | 亚洲在线视频 | 国产午夜精品久久久 | 国产精品一区二区福利视频 | 亚洲一区二区中文字幕 | 91传媒在线观看 | hsck成人网|