久久久久久久999_99精品久久精品一区二区爱城_成人欧美一区二区三区在线播放_国产精品日本一区二区不卡视频_国产午夜视频_欧美精品在线观看免费

 找回密碼
 立即注冊

QQ登錄

只需一步,快速開始

搜索
查看: 1962|回復: 0
打印 上一主題 下一主題
收起左側

JD642時鐘設計

[復制鏈接]
跳轉到指定樓層
樓主
ID:114320 發(fā)表于 2016-5-10 04:22 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
  因為時鐘為高易失效元件,所以對系統(tǒng)能造成致命影響的晶體或晶振用的越少越好,合理的時鐘優(yōu)化可以很大的提高系統(tǒng)的可靠性。
  整個系統(tǒng)時鐘需求如下:
  1)50M晶振為DSP提供系統(tǒng)時鐘,同時為CPLD提供主時鐘。CPLD由此50M時鐘源產生兩路25M時鐘分別送到ICS512(為DSP提供EMIF所需的133M時鐘)和網絡接口芯片LXT971。
  2)串口擴展芯片16C2550使用11.0592M晶體。
  3)視頻輸入芯片TVP5150使用14.31818M晶體。
  4)視頻輸出芯片SAA7105使用27M基頻晶體。



  因為CPLD距DSP較遠,50M時鐘走線較長,經仿真使用50歐終端并聯(lián)匹配,匹配電阻靠近DSP時鐘管腳(時鐘線遠端)輸入端,50M時鐘線使用10mil寬度,P片厚度為8mil(阻抗接近50歐)。(因為遠端信號會比近端好,而DSP對時鐘占空比要求相對CPLD要高,所以把DSP放在遠端,CPLD緊靠近時鐘--50M晶振在CPLD下方。因為DSP時鐘和CPLD時鐘相位沒有要求,所以布線可以長一些,有終端匹配的話信號會沒有問題的。)                                                                                                                    
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享淘帖 頂 踩
回復

使用道具 舉報

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術交流QQ群281945664

Powered by 單片機教程網

快速回復 返回頂部 返回列表
主站蜘蛛池模板: 成人欧美一区二区三区 | 黄色一级片aaa | 国产精品久久久久久久久久尿 | 日韩精品av一区二区三区 | 亚洲视频免费观看 | 成人免费在线观看视频 | 国产在线视频一区二区 | 欧美日韩黄色一级片 | 久久国产香蕉 | 在线观看中文字幕 | 亚洲男人的天堂网站 | 日韩欧美一区二区三区四区 | 久久亚洲欧美日韩精品专区 | 日韩欧美视频在线 | 四色永久 | 欧美综合在线视频 | 国产免费一级片 | 午夜视频在线 | 九九热精品视频在线观看 | www久久爱 | 精品亚洲一区二区三区 | 亚洲精品女优 | 国产精品综合 | 99精品免费久久久久久日本 | 龙珠z在线观看 | 国产欧美一区二区三区久久手机版 | 婷婷丁香在线视频 | 国产在线视频一区二区 | 国产 91 视频 | 精品视频在线播放 | 一区二区三区在线电影 | 久久高清国产视频 | 一区二区片| 少妇淫片aaaaa毛片叫床爽 | 国产成人精品a视频 | 精品久久久久国产 | 热久久久久 | 中文字幕一区二区三区在线观看 | 欧美精品一区在线发布 | 国产精品久久久 | 国产精品久久欧美久久一区 |