本帖最后由 51黑黑黑 于 2016-3-3 01:00 編輯
MICRF008 技術說明
一、概述 MICRF008 是 Micrel 公司QwikRatioTM 系列超外差接收器的最新成員,工作在 UHF 頻段,支持鍵控通斷OOK調制,適用于各種低速率無線遙控領域,它是一款真正的單片”天線入,數據出”接收器,射頻和中頻等各種調節均在芯片內部完成,應用簡單,所需外圍元件極少,可大大降低無線系統成本和縮短產品研發周期。 特征: 1) 完整的單片UHF接收器 2) 300MHz~440MHz ISM 頻段 3) 數據速率可達4.8kbps 4) 自動調諧無需手工調節 5) 天線射頻后向輻射極低 6) 標準CMOS邏輯接口 7) 外圍元件極少 8) 可替代超再生接收器使用 9) 產品性能可靠壽命長 10) PCB 面積極小 二、典型應用電路
圖1 典型應用電路 三、引腳定義
四、引腳功能說明:
序號 | | | | | 帶寬選擇 置0(輸入) 設置選定的解調濾波器帶寬 內部上 拉為VDD | | | 天線輸入射頻輸入端 高阻抗 內部交流耦合 通過匹 配網絡接天線 | | | 電源輸入正端通過一個低 ESL 和低ESR 的去耦電容接至VSS端 連線應盡量短 | | | 外接數據限幅電容外接元件,提取解調波形的直流平均值 作為內部數據限幅比較器的基準 | | | | | | | | | | | | 外接參考振蕩器外接元件/輸入內部調諧的時鐘基準 通過陶瓷諧振器或晶振接VSS 或用 AC 耦合方式輸入峰峰值為0.5V 的時鐘信號 | 五、技術參數

六、天線

應該說明的是1/4波長天線用于初步的測試尚可,但不能用于最終的產品設計,這是因為1/4波長天線只有在PCB上地位面尺寸與天線長度相當的狀態下才能最好的工作,小的地位面導致 1/4波長單極天線很不穩定,任何物體靠近都會改變天線的阻抗,當天線不能直立或有物體接觸天線時,1/4波長天線會完全失去作用。半波長偶極天線和1/8波長單極天線比較適合于小地位面的方案。1/8波長天線尺寸近似為1/4波長天線的一半,非常適合小體積方案,它也不像 1/4波長天線對靠近效應那么敏感。但1/8波長天線阻抗中含有電抗元素,進行阻抗匹配的時候應考慮在內,半波長偶極天線尺寸近似為1/4波長天線的一倍也不需要大的地位面。 七、CTH電容選擇 要正確計算CTH 的值,數據信號前必須有一個與數據格式類似的前同步信號,它們有相同的bit周期和占空比,如果數據沒有前導碼則應選用較大的電容值例如1微法或2.2微法。如果數據有前導碼則CTH 可以準確的計算得出,以保證接收器的穩定性和可靠性。如果數據格式有變化的速率,則CTH應按最小的速率計算并通過距離測試優化,求CTH 的值可按以下步驟進行: 1. 求出數據Bit周期和參考振蕩器頻率 參考振蕩器頻率是射頻載波頻率的1/129,而bit周期就是一高一低兩電平經過的時間。 2. CTH 可由下式計算

其中 1)REFOSC 是參考振蕩頻率單位MHz 2)Bit 周期單位是秒s為曼徹斯特編碼波特率的倒數 3)CTH的單位是F 表4給出常用頻率下的CTH值,如前所述數據要有前同步碼。
表4 各種頻率和波特率下CTH 的建議值 八、CAGC電容選擇 CAGC的功能是用一個足夠大的電容來減小 AGC 控制電壓的紋波,建議的容值在1微法到10微法之間,可由死區噪聲和射頻信號由強到弱的恢復時間決定。在需要快速充電的情況下,大電容C2 另一端可接至VDD這樣可將充電時間加快10倍,但缺點是AGC 端的紋波噪聲會注入VDD線路。 表 5給出的不同波特率下的CAGC 值可通過接收器工作距離測試進一步優化。
九、參考振蕩器頻率 芯片內部考必茨Colpitts 振蕩器要產生參考振蕩器頻率需要在REFOSC端接上一個諧振元件陶瓷諧振器或晶振均可。選擇陶瓷諧振器是因為它價格較低,而且MICRF008BM工作在掃頻模式下不必要晶振的那樣的精度,市面上陶瓷諧振器的精度一般在0.5%對MICRF008BM來說已經足夠了。 參考振蕩頻率可由下式計算表6給出常用諧振器的頻率。 其中 1)REFOSC為參考振蕩頻率單位MHz 2)fc為射頻載波頻率單位MHz
表6 參考振蕩器頻率 十、SEL0端-設置解碼器帶寬 SEL0用于設置解碼器的帶寬,當將SEL0接地時解調器帶寬被置為最小值當SEL0 浮置內部拉高或接VDD,解調器帶寬被置為最大值。解調器帶寬是射頻載波頻率的函數。 表7為常用射頻載波頻率下的解調器帶寬。
表7 解調器帶寬
為了決定選用什么樣的解調器帶寬必須知道編碼器發射信號的絕對最小脈沖寬度。數據格式的不同NRZ,Manchester ,PWM等等數據碼型的脈沖寬度也不同,最小脈沖寬度是在編碼器發到發射器輸入端的信號中,信號為高電平時的最小脈沖寬度。解調器帶寬可由下式計算: 十一、數據格式

十二、噪聲抑制 噪聲抑制可以通過軟件或硬件來實現,一般首選軟件因為用軟件實現噪聲抑制會更靈活更可靠成本更低,但需要花時間和資源去開發各種軟件,如果選用硬件實現噪聲抑制可在CTH端接入電阻如測試電路中R1和R2,兩者可選其一或全選,當選用一個電阻的時候電阻值應根據噪聲抑制水平和當沒有射頻信號輸入時DO端是否要保持高或低電平來選擇。一般在10M以內。當選用兩個電阻時可以實現更精確控制的噪聲抑制,使用電阻的缺點是會降低接收器的靈敏度,減小解調器帶寬CTH計算式也不再成立,只能通過經驗確定。另一個用硬件實現噪聲抑制的辦法是令R1在10M到6.8M之間,在DO端和比較電路之后加一低通濾波器低通濾波器。可用一電容實現如測試電路中C6比較器的參考電壓可設定為接近VDD/2,輸入接到DO端。 十三、電源濾波 強烈建議在 VDD端加去耦電容,測試電路中電容為0.1微法,測試電路中未畫出EMI電感即絲印圖中的L1它可以在開關電源電路中對VDD電源進一步濾波,在射頻電路設計時應將射頻地和數字地分開,射頻VDD和其他電源線分開。
|